注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術(shù)工業(yè)技術(shù)無線電電子學、電信技術(shù)數(shù)字電路邏輯設(shè)計(第3版)

數(shù)字電路邏輯設(shè)計(第3版)

數(shù)字電路邏輯設(shè)計(第3版)

定 價:¥49.00

作 者: 朱正偉,吳志敏,陸貴榮,梁向紅,儲開斌 著
出版社: 清華大學出版社
叢編項: 高等院校信息技術(shù)規(guī)劃教材
標 簽: 暫缺

ISBN: 9787302461227 出版時間: 2017-08-01 包裝: 平裝
開本: 16開 頁數(shù): 310 字數(shù):  

內(nèi)容簡介

  本書是“十二五”江蘇省高等學校重點教材,編號:20141121?!”緯Y(jié)合應(yīng)用型人才培養(yǎng)目標和教學特點,將傳統(tǒng)數(shù)字電子技術(shù)與現(xiàn)代自動化數(shù)字電子技術(shù)的基礎(chǔ)知識和工程理論有機融合,突破傳統(tǒng)教學模式的局限,將目標定位于使學生在數(shù)字電子技術(shù)的基礎(chǔ)理論、實踐能力和創(chuàng)新精神三方面有明顯的進步。引導學生基于全新的數(shù)字技術(shù)平臺強化自己的學習效果,得以高起點地適應(yīng)相關(guān)后續(xù)課程的要求。 全書共分10章,內(nèi)容涉及數(shù)字電路基礎(chǔ)、邏輯門電路、組合邏輯電路、組合邏輯電路的自動化設(shè)計、觸發(fā)器、時序邏輯電路、時序邏輯電路的自動化設(shè)計、半導體存儲器及其應(yīng)用、脈沖波形的產(chǎn)生與變換、D/A與A/D轉(zhuǎn)換器及其應(yīng)用等?!”緯Y(jié)構(gòu)完整、內(nèi)容新穎、涉及面廣,分析與設(shè)計方法靈活多樣,配有大量的例題、習題和工程應(yīng)用性項目,使讀者比較容易接受、掌握和應(yīng)用?!”緯梢宰鳛槠胀ǜ叩葘W校電類專業(yè)和機電一體化等非電類專業(yè)的技術(shù)基礎(chǔ)課教材,也可以作為相關(guān)專業(yè)工程技術(shù)人員的學習及參考用書。

作者簡介

暫缺《數(shù)字電路邏輯設(shè)計(第3版)》作者簡介

圖書目錄

目錄Contents第1章數(shù)字電路基礎(chǔ)1
1.1數(shù)字電路概述1
1.1.1模擬信號和數(shù)字信號1
1.1.2數(shù)字電路及其分類3
1.1.3數(shù)字電路的特點4
1.1.4數(shù)字電路的分析、設(shè)計與測試5
1.2數(shù)制6
1.2.1常用計數(shù)制6
1.2.2數(shù)制轉(zhuǎn)換8
1.3碼制10
1.3.1二十進制編碼10
1.3.2可靠性代碼11
1.3.3字符編碼12
1.4二進制數(shù)的表示方法及算術(shù)運算13
1.4.1二進制數(shù)的表示方法13
1.4.2二進制數(shù)的算術(shù)運算15
1.5邏輯代數(shù)的運算16
1.5.1邏輯變量與邏輯函數(shù)16
1.5.2三種基本邏輯運算17
1.5.3復合邏輯運算19
1.6邏輯代數(shù)的基本定律和基本運算規(guī)則20
1.6.1邏輯代數(shù)的基本定律20
1.6.2邏輯代數(shù)的基本運算規(guī)則21
1.7邏輯函數(shù)的表示方法及標準形式22
1.7.1邏輯函數(shù)的表示方法22
1.7.2邏輯函數(shù)的兩種標準形式24◆數(shù)字電路邏輯設(shè)計(第3版)目錄1.8邏輯函數(shù)的化簡27
1.8.1公式化簡法27
1.8.2卡諾圖化簡法29
1.8.3具有無關(guān)項的邏輯函數(shù)及其化簡34
習題136
第2章邏輯門電路39
2.1TTL集成門電路39
2.1.1TTL與非門結(jié)構(gòu)與工作原理39
2.1.2TTL門的技術(shù)參數(shù)40
2.1.3TTL數(shù)字集成電路系列簡介43
2.1.4其他類型的TTL門45
2.2其他類型的雙極型集成電路48
2.2.1ECL電路49
2.2.2I2L電路49
2.3MOS集成門電路50
2.3.1MOS管的結(jié)構(gòu)與工作原理50
2.3.2MOS反相器51
2.3.3其他類型的MOS門電路52
2.3.4CMOS邏輯門的技術(shù)參數(shù)54
2.3.5CMOS數(shù)字集成電路系列簡介55
2.4集成門電路的使用56
2.4.1TTL門電路的使用56
2.4.2CMOS門電路的使用57
2.4.3門電路的接口技術(shù)58
習題259
第3章組合邏輯電路62
3.1傳統(tǒng)的組合邏輯電路的分析與設(shè)計62
3.1.1傳統(tǒng)的組合電路分析62
3.1.2傳統(tǒng)的組合電路設(shè)計66
3.2編碼器與譯碼器70
3.2.1編碼器70
3.2.2譯碼器72
3.3數(shù)據(jù)選擇器和數(shù)據(jù)分配器78
3.3.1數(shù)據(jù)選擇器的功能及工作原理78
3.3.2常用集成數(shù)據(jù)選擇器及其應(yīng)用79
3.3.3數(shù)據(jù)分配器81
3.4數(shù)值比較器84
3.4.1數(shù)值比較器的工作原理84
3.4.2集成數(shù)值比較器86
3.5算術(shù)運算電路87
3.5.1加法運算電路87
3.5.2減法運算電路89
3.6可編程邏輯器件90
3.6.1可編程邏輯器件概述90
3.6.2可編程器件的結(jié)構(gòu)及工作原理92
3.6.3可編程邏輯器件的產(chǎn)品及開發(fā)94
3.6.4復雜可編程邏輯器件CPLD97
3.6.5現(xiàn)場可編程門陣列FPGA101
3.7組合邏輯電路競爭與冒險106
3.7.1競爭冒險及產(chǎn)生原因106
3.7.2競爭冒險的判斷方法107
3.7.3消除競爭冒險的方法108
習題3109
第4章組合邏輯電路的自動化設(shè)計114
4.1數(shù)字電路自動化設(shè)計與分析流程114
4.1.1傳統(tǒng)數(shù)字電路設(shè)計中存在的問題114
4.1.2QuartusⅡ簡介115
4.1.3自動化設(shè)計流程116
4.2原理圖輸入法組合邏輯電路設(shè)計119
4.2.1編輯輸入圖形文件119
4.2.2功能簡要分析123
4.2.3編譯工程124
4.2.4時序仿真測試電路功能127
4.2.5引腳鎖定和編程下載130
4.3Verilog HDL語言輸入法組合邏輯電路設(shè)計135
4.3.1Verilog HDL語法簡介135
4.3.2用Verilog進行組合電路的設(shè)計137
4.3.3三人表決電路的語句表達方式140
4.3.4Verilog的其他表達方式141
4.3.54位串行加法器綜合設(shè)計143
習題4146
第5章觸發(fā)器148
5.1基本RS觸發(fā)器148
5.1.1電路結(jié)構(gòu)148
5.1.2工作原理148
5.1.3邏輯功能及其描述149
5.2同步RS觸發(fā)器151
5.2.1電路結(jié)構(gòu)151
5.2.2工作原理151
5.2.3邏輯功能及其描述151
5.2.4同步觸發(fā)器的空翻現(xiàn)象153
5.3主從觸發(fā)器153
5.3.1主從RS觸發(fā)器153
5.3.2主從JK觸發(fā)器154
5.4邊沿觸發(fā)器156
5.5觸發(fā)器功能的轉(zhuǎn)換158
5.6集成觸發(fā)器162
5.6.1集成觸發(fā)器舉例162
5.6.2集成觸發(fā)器的脈沖工作特性163
5.7觸發(fā)器的應(yīng)用165
習題5167
第6章時序邏輯電路171
6.1時序邏輯電路概述171
6.1.1時序邏輯電路的結(jié)構(gòu)及特點171
6.1.2時序邏輯電路的分類172
6.2時序邏輯電路的分析172
6.2.1時序邏輯電路一般分析步驟172
6.2.2同步時序邏輯電路分析172
6.2.3異步時序邏輯電路分析175
6.3時序邏輯電路的設(shè)計177
6.3.1同步時序邏輯電路的設(shè)計177
6.3.2異步時序邏輯電路的設(shè)計180
6.4計數(shù)器182
6.4.1二進制計數(shù)器182
6.4.2非二進制計數(shù)器188
6.4.3集成計數(shù)器的應(yīng)用192
6.5寄存器201
6.5.1數(shù)碼寄存器201
6.5.2移位寄存器201
6.5.3集成移位寄存器及其應(yīng)用203
習題6207
第7章時序電路的自動化設(shè)計與分析212
7.1深入了解時序邏輯電路性能212
7.1.1基于74LS161宏模塊的計數(shù)器設(shè)計212
7.1.2進位控制電路改進214
7.1.3通過控制同步加載構(gòu)建計數(shù)器215
7.1.4利用預置數(shù)據(jù)控制計數(shù)器進位216
7.2計數(shù)器的自動化設(shè)計方案218
7.2.1基于一般模型的十進制計數(shù)器設(shè)計218
7.2.2含自啟動電路的十進制計數(shù)器設(shè)計219
7.2.3任意進制異步控制型計數(shù)器設(shè)計220
7.2.44位同步自動預置型計數(shù)器設(shè)計221
7.2.5基于LPM宏模塊的計數(shù)器設(shè)計223
7.3有限狀態(tài)機設(shè)計與應(yīng)用226
7.3.1有限狀態(tài)機概述226
7.3.2步進電機控制電路設(shè)計227
7.3.3溫度控制電路設(shè)計231
習題7233
第8章半導體存儲器及其應(yīng)用235
8.1概述235
8.1.1存儲器的分類235
8.1.2半導體存儲器的技術(shù)指標236
8.2隨機存取存儲器237
8.2.1RAM的分類及其結(jié)構(gòu)237
8.2.2靜態(tài)存儲單元239
8.2.3動態(tài)存儲單元240
8.2.4RAM的操作與定時240
8.2.5存儲器容量擴展242
8.3只讀存儲器244
8.3.1ROM的分類與結(jié)構(gòu)244
8.3.2掩膜ROM244
8.3.3可編程PROM245
8.3.4其他類型存儲器246
8.3.5ROM存儲器的應(yīng)用247
8.4常用存儲器集成芯片簡介248
8.4.16116型RAM器簡介249
8.4.22764型EPROM簡介249
8.5存儲器應(yīng)用電路設(shè)計250
8.5.1多通道數(shù)字信號采集電路設(shè)計250
8.5.2DDS信號發(fā)生器設(shè)計254
習題8259
第9章脈沖波形的產(chǎn)生與變換261
9.1集成555定時器261
9.1.1電路組成及工作原理261
9.1.2555定時器的功能262
9.2施密特觸發(fā)器264
9.2.1由門電路組成的施密特觸發(fā)器264
9.2.2集成施密特觸發(fā)器265
9.2.3由555定時器組成的施密特觸發(fā)器266
9.2.4施密特觸發(fā)器的應(yīng)用267
9.3單穩(wěn)態(tài)觸發(fā)器268
9.3.1集成單穩(wěn)態(tài)觸發(fā)器269
9.3.2由555定時器組成的單穩(wěn)態(tài)觸發(fā)器272
9.3.3單穩(wěn)態(tài)觸發(fā)器的用途273
9.4多諧振蕩器274
9.4.1由門電路構(gòu)成多諧振蕩器275
9.4.2石英晶體振蕩器276
9.4.3用施密特觸發(fā)器構(gòu)成多諧振蕩器276
9.4.4由555定時器構(gòu)成多諧振蕩器277
9.5綜合應(yīng)用電路278
習題9279
第10章D/A與A/D轉(zhuǎn)換器及其應(yīng)用282
10.1概述282
10.2D/A轉(zhuǎn)換器283
10.2.1權(quán)電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器284
10.2.2倒T型電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器285
10.2.3權(quán)電流型D/A轉(zhuǎn)換器286
10.2.4D/A轉(zhuǎn)換器的主要技術(shù)指標287
10.2.5D/A轉(zhuǎn)換器集成芯片及選擇要點288
10.2.6集成DAC器件290
10.3A/D轉(zhuǎn)換器291
10.3.1A/D轉(zhuǎn)換器的工作原理291
10.3.2并行比較型A/D轉(zhuǎn)換器293
10.3.3逐次比較型A/D轉(zhuǎn)換器295
10.3.4雙積分型轉(zhuǎn)換器297
10.3.5A/D轉(zhuǎn)換器的主要技術(shù)指標299
10.3.6A/D轉(zhuǎn)換器集成芯片及選擇要點300
10.3.7集成ADC器件302
10.4D/A與D/A的典型應(yīng)用電路304
10.4.1D/A的典型應(yīng)用電路304
10.4.2A/D的典型應(yīng)用電路306
習題10308
參考文獻311

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.autoforsalebyowners.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號