中國的集成電路產業(yè)的落后不僅體現在制作工藝上,也體現在設計工具上。本書采用了Xilinx最新的設計工具Vivado和帶ARM Cortex-A9硬核的第七代FPGA,以簡單易用的Robei可視化芯片設計軟件為基礎,重點講述集成電路可視化的框圖設計模式,并循序漸進,逐步引導讀者從零開始掌握Verilog語言和集成電路設計方式。Robei軟件是小巧而靈活的芯片設計仿真工具,對系統(tǒng)要求不高,設計響應快,具有很多開放設計模型。本書結構一改傳統(tǒng)說教方式,主張實踐中學習,強調動手能力,為讀者劃分了七天的學習內容,每一天的內容都非常充實,只有在實戰(zhàn)中摸爬滾打,才能領悟更深。