注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術工業(yè)技術無線電電子學、電信技術數(shù)字邏輯與數(shù)字系統(tǒng)

數(shù)字邏輯與數(shù)字系統(tǒng)

數(shù)字邏輯與數(shù)字系統(tǒng)

定 價:¥30.00

作 者: 方維,白中英
出版社: 科學出版社
叢編項: 普通高等教育"十一五"國家級規(guī)劃教材
標 簽: 基本電子電路

ISBN: 9787030207272 出版時間: 2007-12-01 包裝: 平裝
開本: 16 頁數(shù): 220 字數(shù):  

內(nèi)容簡介

  《普通高等教育“十一五”國家級規(guī)劃教材·數(shù)字邏輯與數(shù)字系統(tǒng)》為普通高等教育“十一五”國家級規(guī)劃教材,也是2007年北京市精品課程的主干教材。全書內(nèi)容共分8章。第1章開關理論基礎,第2章組合邏輯,第3章時序邏輯,第4章存儲邏輯,第5章可編程邏輯,第6章數(shù)字系統(tǒng),第7章教學實驗設計,第8章課程綜合設計。其中第6章內(nèi)容最具特色?!镀胀ǜ叩冉逃笆晃濉眹壹壱?guī)劃教材·數(shù)字邏輯與數(shù)字系統(tǒng)》是作者對“數(shù)字邏輯與數(shù)字系統(tǒng)”課程體系、教學內(nèi)容、教學方法和教學手段進行綜合改革的具體成果。《普通高等教育“十一五”國家級規(guī)劃教材·數(shù)字邏輯與數(shù)字系統(tǒng)》內(nèi)容全面,取材新穎,概念清楚,系統(tǒng)性強,注重實踐教學和能力培養(yǎng),形成了文字教材、多媒體CAI課件、試題庫、實驗儀器、教學實驗、課程設計等綜合配套的立體化教學體系。全書文字流暢,通俗易懂,有廣泛的適應面,可作為大專院校計算機、電子、通信、自動控制等信息類學科的技術基礎課教材,也可作為成人自學考試用書。

作者簡介

  白中英,甘肅省永靖縣人?,F(xiàn)任北京郵電大學計算機科學與技術學院教授、博士生導師。 在工程和科學研究中,“622小型通用計算機”獲1978年全國科學大會重大成果獎,1項成果獲國家級科技進步三等獎,1項成果獲全國發(fā)明展銀質(zhì)獎,5項成果獲部級科技進步一、二等獎,1項成果獲國家發(fā)明專利。近幾年主持完成國家863項目、國家自然科學基金項目3項,省部級項目2項。 在教育和教學研究中,《計算機組成原理教程》獲1992年國家級優(yōu)秀教材特等獎,“CNCC網(wǎng)絡型計算機輔助教學系統(tǒng)”等4項成果分別獲1989年、1993年、1997年、2005年國家級教學成果一、二等獎。6項成果獲省部級教學成果、教材一等獎。2003年首屆北京市“教學名師獎“,2004年科學出版社50周年“優(yōu)秀作者獎”。先后出版著作21部,發(fā)表學術論文36篇。 研究方向:計算機系統(tǒng)結(jié)構、人工智能。

圖書目錄

第四版前言
第1章 開關理論基礎
1.1 二進制系統(tǒng)
1.1.1 連續(xù)量和離散量
1.1.2 開關量
1.1.3 數(shù)字波形
1.2 數(shù)制與碼制
1.2.1 進位計數(shù)制
1.2.2 進位計數(shù)制的相互轉(zhuǎn)換
1.2.3 二進制編碼
1.3 邏輯函數(shù)及其描述工具
1.3.1 邏輯函數(shù)的基本概念
1.3.2 邏輯函數(shù)的描述工具
1.3.3 基本邏輯運算
1.3.4 正邏輯、負邏輯、三態(tài)門
1.4 布爾代數(shù)
1.4.1 布爾代數(shù)的基本定律
1.4.2 布爾代數(shù)運算的基本規(guī)則
1.4.3 用布爾代數(shù)簡化邏輯函數(shù)
1.5 卡諾圖
1.5.1 卡諾圖的結(jié)構與特點
1.5.2 用卡諾圖簡化邏輯函數(shù)
1.6 數(shù)字集成電路
1.6.1 集成電路的制造技術類型
1.6.2 集成電路的封裝類型
1.6.3 集成電路的規(guī)模類型
1.6.4 集成電路的使用特性
小結(jié)
習題
第2章 組合邏輯
2.1 組合邏輯分析
2.1.1 逐級電平推導法
2.1.2 列寫布爾表達式法
2.1.3 數(shù)字波形圖分析法
2.1.4 列寫邏輯電路真值表法
2.1.5 組合邏輯中的競爭冒險
2.2 組合邏輯設計
2.2.1 組合邏輯設計步驟
2.2.2 邏輯問題的描述
2.2.3 利用任意項的邏輯設計
2.3 組合邏輯電路的等價變換
2.3.1 狄摩根定理的應用
2.3.2 與非門、或非門作為通用元件
2.3.3 利用與非門/非或門進行等價變換
2.3.4 邏輯函數(shù)的“與或非”門實現(xiàn)
2.4 數(shù)據(jù)選擇器與分配器
2.4.1 數(shù)據(jù)選擇器
2.4.2 數(shù)據(jù)分配器
2.5 譯碼器和編碼器
2.5.1 譯碼器
2.5.2 編碼器
2.6 數(shù)據(jù)比較器和加法器
2.6.1 數(shù)據(jù)比較器
2.6.2 加法器
2.7 奇偶校驗器
2.7.1 奇偶校驗的基本原理
2.7.2 具有奇偶校驗的數(shù)據(jù)傳輸
小結(jié)
習題
第3章 時序邏輯
3.1 鎖存器
3.1.1 鎖存器的基本特性
3.1.2 基本SR鎖存器
3.1.3 門控SR鎖存器
3.1.4 門控D鎖存器
3.2 觸發(fā)器
3.2.1 SR觸發(fā)器
3.2.2 D觸發(fā)器
3.2.3 JK觸發(fā)器
3.2.4 觸發(fā)器的應用和時間參數(shù)
3.3 寄存器和移位寄存器
3.3.1 寄存器
3.3.2 移位寄存器
3.4 計數(shù)器
3.4.1 同步計數(shù)器
3.4.2 異步計數(shù)器
3.4.3 中規(guī)模集成計數(shù)器及應用
3.5 定時脈沖產(chǎn)生器
3.5.1 時鐘脈沖源電路
3.5.2 節(jié)拍脈沖產(chǎn)生器
3.5.3 數(shù)字鐘
3.6 同步時序邏輯分析
3.6.1 同步時序邏輯電路的描述工具
3.6.2 同步時序邏輯電路分析的一般方法
3.7 同步時序邏輯設計
3.7.1 同步時序邏輯設計方法和步驟
3.7.2 建立原始狀態(tài)表的方法
3.7.3 狀態(tài)編碼
小結(jié)
習題
第4章 存儲邏輯
4.1 特殊存儲部件
4.1.1 寄存器堆
4.1.2 寄存器隊列
4.1.3 寄存器堆棧
4.2 隨機讀寫存儲器RAM
4.2.1 RAM的邏輯結(jié)構
4.2.2 地址譯碼方法
4.2.3 SRAM存儲器
4.2.4 DRAM存儲器
4.3 只讀存儲器ROM
4.3.1 掩模ROM
4.3.2 可編程ROM
4.4 FLASH存儲器
4.4.1 FLASH存儲元
4.4.2 FILASH存儲器的基本操作
4.4.3 FLASH存儲器的陣列結(jié)構
4.5 存儲器容量的擴充
4.5.1 字長位數(shù)擴展
4.5.2 字存儲容量擴展
4.5.3 存儲器模塊條
小結(jié)
習題
第5章 可編程邏輯
5.1 PLD的基本概念
5.1.1 可編程陣列
5.1.2 PLD的類型
5.2 現(xiàn)場可編程門陣列FPGA
5.2.1 FPGA的基本結(jié)構
5.2.2 可組態(tài)邏輯塊CLB
5.2.3 SRAM為基礎的FPGA
5.3 在系統(tǒng)可編程ISP
5.3.1 ispLSI器件的體系結(jié)構
5.3.2 在系統(tǒng)編程原理I
5.4 可編程邏輯的原理圖方式設計
5.4.1 編程環(huán)境和設計流程圖
5.4.2 設計輸入
5.4.3 功能模擬
5.4.4 綜合和實現(xiàn)(軟件)
5.4.5 時序模擬
5.4.6 器件下載
5.5 可編程邏輯的VHDL文本方式設計
5.5.1 VHDL的基本概念
5.5.2 VHDL的組合邏輯設計
5.5.3 VHDL的時序邏輯設計
小結(jié)
習題
第6章 數(shù)字系統(tǒng)
6.1 數(shù)字系統(tǒng)的基本概念
6.1.1 一個數(shù)字系統(tǒng)實例
6.1.2 數(shù)字系統(tǒng)的基本模型
6.1.3 數(shù)字系統(tǒng)與邏輯功能部件的區(qū)別
6.2 數(shù)據(jù)通路
6.2.1 總線結(jié)構
6.2.2 數(shù)據(jù)通路實例
6.3 由頂向下的設計方法
6.3.1 數(shù)字系統(tǒng)的設計任務
6.3.2 算法狀態(tài)機和算法流程圖
6.4 小型控制器的設計
6.4.1 控制器的基本概念
6.4.2 計數(shù)器型控制器
6.4.3 多路選擇器型控制器
6.4.4 定序型控制器
6.5 微程序控制器的設計
6.5.1 微程序控制的基本原理
6.5.2 微程序控制器的一般結(jié)構
6.5.3 微程序控制器的設計
6.6 數(shù)字系統(tǒng)設計實例
6.6.1 由頂向下——子系統(tǒng)的劃分
6.6.2 小犁榨制器的實現(xiàn)方案
6.6.3 微程序控制器的實現(xiàn)方案
小結(jié)
習題
第7章 教學實驗設計
7.1 教學實驗儀器與測試工具
7.1.1 TEC-5A/5B數(shù)字邏輯與計算機組成實驗系統(tǒng)
7.1.2 示波器
7.1.3 數(shù)字萬用表
7.1.4 邏輯測試筆
7.2 基本邏輯門和三態(tài)門實驗
7.3 數(shù)據(jù)選擇器、譯碼器、全加器實驗
7.4 觸發(fā)器、移位寄存器實驗
7.5 計數(shù)器實驗
7.6 四相時鐘分配器實驗
7.7 E2PROM實驗
7.8 可編程器件的原理圖方式設計實驗
7.9 可編程器件的VHDL文本方式設計實驗
第8章 課程綜合設計
8.1 簡易頻率計設計
8.2 交通燈控制器設計
8.3 電子鐘設計
8.4 藥片裝瓶系統(tǒng)設計
參考文獻
附錄A 《數(shù)字邏輯與數(shù)字系統(tǒng)》(第四版)配套課件與設備
附錄B “數(shù)字邏輯與數(shù)字系統(tǒng)”精品課程建設經(jīng)驗

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.autoforsalebyowners.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號