注冊 | 登錄讀書好,好讀書,讀好書!
讀書網-DuShu.com
當前位置: 首頁出版圖書科學技術計算機/網絡行業(yè)軟件及應用ALTERA可編程邏輯器件應用技術

ALTERA可編程邏輯器件應用技術

ALTERA可編程邏輯器件應用技術

定 價:¥28.00

作 者: 于楓等編
出版社: 科學出版社
叢編項: 21世紀高等院校教材
標 簽: 可編程控制器

ISBN: 9787030139528 出版時間: 2004-09-01 包裝: 平裝
開本: 16開 頁數(shù): 308 字數(shù):  

內容簡介

  《21世紀高等院校教材:ALTERA可編程邏輯器件應用技術》從初學者培訓的角度出發(fā),兼頤較高技術水平工程技術人員的需求,介紹了Altera公司的可編程邏輯器件的應用技術,重點介紹了開發(fā)軟件包MAX+plus II的應用,內容全面、實用,由淺入深,并融入筆者的經驗體會;同時書中扼要介紹了Altera公司第四代先進的開發(fā)軟件Quartusn II最后以豐富的實例引導讀者進一步理解、消化軟件的應用方法。全部實例都在實際系統(tǒng)上通過,具有很好的參考價值?!?1世紀高等院校教材:ALTERA可編程邏輯器件應用技術》是電子信息類各專業(yè)的本、??茖W生學習可編程片上系統(tǒng)開發(fā)技術的適用教材和實踐參考書,也可供有關專業(yè)的研究生和工程技術人員參考。

作者簡介

暫缺《ALTERA可編程邏輯器件應用技術》作者簡介

圖書目錄

第一章 CPLD概述
1.1 PLD的基本結構與發(fā)展概況
1.1.1 SPLD的基本結構
1.1.2 GAL的基本結構、原理和應用基礎
1.1.3 GAL的編程
1.2 CPLD和FPGA的發(fā)展概況
1.2.1 CPLD的結構特點
1.2.2 CPLD的編程工藝
1.2.3 FPGA的基本結構
1.3 ALTERA可編程邏輯器件
1.3.1 Classic系列
1.3.2 MAX系列器件
1.3.3 Cyclone TM器件
1.3.4 Stratix GX器件
1.3.5 StratixTM器件
1.3.6 APEX系列FPGA
1.3.7 ACEX系列器件
1.3.8 FLEX 10K系列FPGA芯片
1.4.小結
思考題
第二章 ALTERA可編程邏輯器件開發(fā)平臺MAx+plus I
2.1 MAX+plusⅡ概述
2.1.1 概述
2.1.2 設計流程
2.2 圖形輸入的操作
2.2.1 項目建立與圖形輸入
2.2.2 項目的編譯
2.2.3 項目的檢驗
2.2.4 定時分析
2.2.5 目標器件選擇及其管腳的鎖定
2.2.6 器件的編程或配置
2.2.7 圖形設計法的實用技術
2.3 文本編輯方式與AHDL語言
2.3.1 概述
2.3.2 基本的AHDL設計結構
2.3.3 AHDL的基本元素
2.3.4 如何使用AHDL
2.4 MAX+plusⅡ設計進階
2.4.1 幾種提高電路設計效率的方法
2.4.2 項目的層次結構和文件系統(tǒng)
2.4.3 功能庫和IP核的應用
2.5 設計綜合及其資源優(yōu)化
2.5.1 選項說明
2.5.2 Pin/Location/Chip選項
2.5.3 Timing Requirements選項
2.5.4 Clique選項
2.5.5 Logic Options選項
2.5.6 Probe選項
2.5.7 Connected Pins選項
2.5.8 Local Routing選項
2.5.9 Global Project Device()ptions選項
2.5.1 0 Global Project Timing Requirements
2.5.1 l Global Project Logic Synthesis選項
2.5.1 2 lgnore Project Assignments選項
2.5.1 3 Clear Project Assignments選項
2.5.1 4 Back-Annotate Project選項
2.5.1 5 Conveit Obsolete Assignment Format選項
思考題
第三章 應用Quartus I
3.1 應用圖形化用戶接口的設計流程
3.2 命令行設計流程
3.3 設計輸入
3.3.1 建立工程
3.3.2 建立設計文件
3.4 編譯設計
3.4.1 指定當前設計的約束條件
3.4.2 編譯的基本流程
3.5 仿真..
3.5.1 使用QuanusⅡ仿真器進行仿真設計
3.5.2 建立波形文件
3.5.3 進行PowerCauge功耗估算
3.6 布局布線
3.6.1 Fitter與編譯工作模式間的關系
3.6.2 分析布局布線結果
3.6.3 布局布線的控制
3.7 時序分析
3.7.1 在OuartusⅡ軟件中進行時序分析
3.7.2 查看時序分析結果
3.7.3 進行分配與查看延時路徑
3.8 時序逼近
3.8.1 使用時序逼近布局圖
3.8.2 查看分配與布線
3.8.3 執(zhí)行分配
3.8.4 使用網表優(yōu)化實現(xiàn)時序逼近
3.8.5 使用LogicLock區(qū)域實現(xiàn)時序逼近
3.9 編程與配置
第四章 器件編程與配置
4.1 編程硬件
4.2 編程或配置模式
4.3 并口下載電纜ByteBlaster
思考題
第五章 設計實例與技巧
5.1 數(shù)字鐘電路設計
5.1.1 系統(tǒng)分析設計
5.1.2 Top-Down模塊設計
5.2 多波形發(fā)生器設計
5.2.1 電路工作原理
5.2.2 多波形發(fā)生器的實現(xiàn)
5.3 三位乘法器設計
5.3.1 三位乘法器電路設計基本原理
5.3.2 三位乘法器模塊實現(xiàn)
5.4 汽車尾燈控制電路設計
5.4.1 汽車尾燈控制電路設計原理
5.4.2 汽車尾燈控制電路頂層原理圖
5.4.3 模塊描述源程序
5.5 簡易頻率計設計
5.5.1 基準時間產生模塊(fre-base)
5.5.2 被測時鐘頻率計數(shù)模塊
5.6 時延環(huán)節(jié)模塊設計
5.7 并/串轉換模塊設計
5.7.1 單通道并/串轉換子模塊(p-s模塊)
5.7.2 多通道并/串轉換模塊(S-term模塊)
5.8 移位相加模塊設計
5.8.1 移位相加模塊原理分析
5.8.2 移位相加模塊電路實現(xiàn)。
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網 www.autoforsalebyowners.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網安備 42010302001612號