注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書教育/教材/教輔教材高職高專教材電子設(shè)計自動化應(yīng)用技術(shù)

電子設(shè)計自動化應(yīng)用技術(shù)

電子設(shè)計自動化應(yīng)用技術(shù)

定 價:¥30.50

作 者: 路而紅 主編
出版社: 高等教育出版社
叢編項:
標(biāo) 簽: 電子其他

ISBN: 9787040156010 出版時間: 2004-11-17 包裝: 膠版紙
開本: 小16開 頁數(shù): 196 字?jǐn)?shù):  

內(nèi)容簡介

  全書分為三部分。第一部分是EDA技術(shù)的軟件篇,主要內(nèi)容有MAX+plusⅡ和Quartus Ⅱ軟件工具的基本結(jié)構(gòu)、主要功能以及工具的使用;綜合工具FPGA Complier和Syplify的使用;VHDL語言及其實例;第二部分是EDA技術(shù)的硬件篇,書中有所側(cè)重地介紹了常用可編程邏輯器件的結(jié)構(gòu)及其性能特點;幾種主要的可編程邏輯器件的性能指標(biāo)。第三部分是EDA技術(shù)的應(yīng)用篇,通過不同領(lǐng)域的應(yīng)用實例介紹了使用PLD器件解決實際問題的方法;書中還介紹了PLD器件配置的原理及其電路連接;高速電路板的設(shè)計、焊接及其抗干擾等。.編者根據(jù)幾年的教學(xué)實踐和科研實踐的體會,從實際應(yīng)用的角度出發(fā),以培養(yǎng)能力為目標(biāo),通過大量的、覆蓋面廣的實例,突出了本書的實用性。本書可作為高等學(xué)校計算機、電子類專業(yè)的本科生教材,也可以供從事電子設(shè)計的工程技術(shù)人員參考。...

作者簡介

暫缺《電子設(shè)計自動化應(yīng)用技術(shù)》作者簡介

圖書目錄

第1章 電子設(shè)計自動化綜述
  1.1 引言
  1.2 EDA技術(shù)發(fā)展歷程
  1.3 EDA系統(tǒng)構(gòu)成
  1.4 EDA及相關(guān)技術(shù)發(fā)展趨勢
  1.5 常用EDA工具
  思考題和習(xí)題
第2章 MAX+plusⅡ軟件及應(yīng)用
  2.1 MAX+plusⅡ軟件概述
  2.2 MAX+plusⅡ使用流程
  2.3 圖形文件輸入
  2.4 文本文件輸入
  2.5 層次化設(shè)計
  2.6 參數(shù)化模塊庫的使用
  2.7 軟件使用中常見錯誤及其排除
  思考題和習(xí)題
第3章 Quartus Ⅱ軟件及應(yīng)用
  3.1 Quartus Ⅱ概述
  3.2 Quartus Ⅱ軟件概
  3.3 Quartus Ⅱ使用流程
  3.4 圖形文件輸入
  3.5 文本文件輸入
  3.6 層次化設(shè)計
  3.7 LPM的使用
  思考題和習(xí)題
第4章 硬件描述語言VHDL
  4.1 VHDL概述
  4.2 VHDL程序結(jié)構(gòu)
  4.3 VHDL語法規(guī)則
  4.4 VHDL并行語句
  4.5 VHDL順序語句
  思考題和習(xí)題
第5章 VHDL應(yīng)用實例
  5.1 常用組合邏輯電路設(shè)計
  5.2 常用時序邏輯電路設(shè)計
  5.3 有限狀態(tài)機設(shè)計
  5.4 存儲器設(shè)計
  思考題與習(xí)題
第6章 第三方EDA工具
  6.1 概述
  6.2 FPGA Complier
  6.3 Syplify
  思考題與習(xí)題
第7章 可編程邏輯器件綜述
  7.1 引言
  7.2 PLD的分類
  7.3 PLD的基本結(jié)構(gòu)
  7.4 PLD產(chǎn)品簡述
  7.5 PLD的發(fā)展趨勢
  思考題與習(xí)題
第8章 Altera可編程邏輯器件
  8.1 引言
  8.2 MAX系列
  8.3 FLEX系列
  8.4 ACEX1K系列
  8.5 APEX系列
  8.6 Altera的其他系列
  思考題與習(xí)題
第9章 數(shù)字系統(tǒng)設(shè)計與實現(xiàn)
  9.1 時鐘電路的設(shè)計與實現(xiàn)
  9.2 UART數(shù)據(jù)接收發(fā)送電路設(shè)計與實現(xiàn)
  9.3 人機接口電路的設(shè)計與實現(xiàn)
  9.4 8255并行接口電路的設(shè)計與實現(xiàn)
  思考題與習(xí)題
第10章 提高電路設(shè)計效率的常用方法
  10.1 引言
  10.2 EAB單元的使用
  10.3 優(yōu)化系統(tǒng)運行速度
  10.4 使用LPM宏單元庫
  10.5 提高設(shè)計的綜合應(yīng)用
  思考題與習(xí)題
第11章 CPLD/FPGA器件配置
  11.1 概述
  11.2 ByteBlaster配置
  11.3 ByteBlasterMV并口下載電纜
  11.4 MasterBlaster串行/USB通信電纜
  11.5 BitBlaster串行下載電纜
  11.6 MCU配置方案設(shè)計
  思考題與習(xí)題
第12章 PLD應(yīng)用系統(tǒng)設(shè)計技術(shù)
  12.1  PLD系統(tǒng)板的抗干擾設(shè)計
  12.2 毛刺現(xiàn)象的產(chǎn)生及消除
  12.3 系統(tǒng)下載/配置電路的設(shè)計與實現(xiàn)
  思考題與習(xí)題
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.autoforsalebyowners.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號