注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術計算機/網(wǎng)絡硬件、外部設備與維護在系統(tǒng)可編程技術及其器件原理與應用

在系統(tǒng)可編程技術及其器件原理與應用

在系統(tǒng)可編程技術及其器件原理與應用

定 價:¥26.00

作 者: 劉篤仁,楊萬海編著
出版社: 西安電子科技大學出版社
叢編項:
標 簽: 可編程控制器

購買這本書可以去


ISBN: 9787560607221 出版時間: 2000-01-01 包裝:
開本: 26cm 頁數(shù): 314 字數(shù):  

內(nèi)容簡介

  本書內(nèi)容包括:可編程邏輯器件的表示法、基本結構;可編程陣列邏輯器件(PAL);低密度可編輯邏輯器件(GAL)及其編程;ISP技術與ISP器件;高密度可編程邏輯器件(HDPLDs);在系統(tǒng)可編程數(shù)字開關(GDS)及互聯(lián)器件(GDX);在系統(tǒng)編程軟件應用基礎;ISP技術普通應用軟件pDS;ISP技術高級應用軟件ISPSynarioSystem;全新設計軟件工具VHDL;在系統(tǒng)可編程實驗板;在系統(tǒng)可編程設計應用;附錄。本書內(nèi)容取材新穎,理論聯(lián)系實際,主要章節(jié)經(jīng)教學、科研實踐證明效果很好,既可供電子類各專業(yè)本科生、研究生作為教材,也可作為電子類工程技術人員的自學參考書。

作者簡介

暫缺《在系統(tǒng)可編程技術及其器件原理與應用》作者簡介

圖書目錄

前言
第1章 可編程邏輯器件的表示法. 基本結構
1. 1 PLD的電路表示法
1. 2 PLD器件的基本結構
第2章可編程陣列邏輯器件(PAL)
2. 1 PAL的輸出和反饋結構
2. 2 PAL器件產(chǎn)品簡介
2. 3 PAL器件的優(yōu). 缺點
2. 4 PAL器件的開發(fā)
第3章 低密度可編程邏輯器件GAL及其編程
3. 1 GAL的基本結構
3. 1. l 普通型GAL
3. l. 2 新一代FPLA型 GAL器件
3. 2 GAL產(chǎn)品簡介及其特點
3. 2. 1 GAL產(chǎn)品簡介
3. 2. 2 GAL的性能特點
3. 3 可編程邏輯器件的編程
3. 3. 1 GAL的編程
3. 3. 2 高級通用型開發(fā)軟件ABEL
3. 4 GAL設計實習
3. 4. l 可逆計數(shù)器的設計
3. 4. 2 6位通用移位寄存器設計
3. 4. 3 汽車拐彎信號燈控制系統(tǒng)設計
第4章 ISP技術與ISP器件
4. 1 ISP技術
4. 1. 1 ISP發(fā)展的動力
4. l. 2 ISP有利于設計
4. 1. 3 ISP有利于制造
4. 1. 4 ISP應用前景廣闊
4. 1. 5 ISP利用了先進的 E2CMOS工藝
4. 1. 6 ISP優(yōu)越性總結
4. l. 7 ISP的未來
4. 2 ISP器件
4. 2. 1 六大系列
4. 2. 2 ISP器件結構
4. 3 ISP的實現(xiàn). 多路編程平臺與開發(fā)工具
4. 3. 1 ISP的實現(xiàn)
4. 3. 2 多路編程平臺
4. 3. 3 開發(fā)工具
第5章 高密度可編程邏輯器件(HDPLDS)
5. 1 高密度在系統(tǒng)可編程邏輯器件基礎
5. 1. 1 Lattice的ispLSI和pLSI系列概況
5. 1. 2 ispLSI和pLSI的結構
5. 2 iSPLSI及PLSI系列簡介
5. 2. 11000和1000E系列簡介
5. 2. 2 2000/V系列簡介
5. 2. 3 3000系列簡介
5. 2. 4 6000系列簡介
第6章 在系統(tǒng)可編程數(shù)字開關GDS及互聯(lián)器件GDX
6. 1 ispGDS系列器件介紹
6. 2 ispGDS器件的使用
6. 3 iSPGDS器件的開發(fā)
6. 4 ispGDS器件應用實例
6. 5 ispGDX系列器件介紹
第7章 在系統(tǒng)編程軟件應用基礎
7. l 邏輯電路的描述
7. 2 源文件的編寫
7. 2. 1 ABEL源文件格式
7. 2. 2 PDS源文件格式
7. 3 宏器件及其調(diào)用
7. 3. l pDS的宏
7. 3. 2 ISP Synarlo System的宏
第8章 ISP技術普通應用軟件PDS
8. 1 IPDS軟件操作
8. 1. l 設計開始
8. l. 2 設計輸入
8. 1. 3 設計檢驗
8. l. 4 設計布線
8. 1. 5 熔絲圖生成
8. l. 6 器件編程
8. 2 未加密與加密后器件中信息的讀出
8. 2. l 未加密器件中信息的讀出
8. 2. 2 加密器件并進行檢驗
8. 3 組合電路的設計
8. 4 時序邏輯電路設計
8. 4. 1 4 bit二進制計數(shù)器設計
8. 4. 2 可變模計數(shù)器設計
第 9章
ISP技術高級應用軟件ISP Synario System
9. l 概述
9. 2 原理圖輸入法
9. 3 編譯與仿真
9. 4
ABEL語言與原理圖混合輸入法
9. 5 后續(xù)
第10章 全新設計軟件工具VHDL
10. l 概述
10. 2 VHDL的結構和句法
10. 2. 1 VHDL設計描述的結構
10. 2. 2 VHDL設計描述的句法
10. 2. 3 行為級描述中的寄存器. 復位. 鎖存器
10. 3 VHDL的層次化設計
10. 4 CPLD優(yōu)化
10. 5 VHDL設計流圖
第11章 在系統(tǒng)可編程實驗板
11. l 復旦大學和上海 Lattice公司聯(lián)合開發(fā)的實驗板
11. 1. 1 在系統(tǒng)可編程邏輯器件實驗板
11. 1. 2 實驗極的實驗功能
11. 2 東南大學ISP數(shù)字系統(tǒng)實驗板
11. 2. 1 實驗極的結構
11. 2. 2 實驗權的特點
11. 2. 3 實驗內(nèi)容
11. 3 西安電子科技大學 ISP數(shù)字系統(tǒng)實驗板
第12章 在系統(tǒng)可編程設計應用
12. l 設計實習
12. 1. 1 鐵路公路十字路口交通控制電路設計與實現(xiàn)
12. 1. 2 一公路十字路口交通控制電路設計與實現(xiàn)
12. 1. 3 移位型控制器的設計與實現(xiàn)
12. 1. 4 搶答器的設計與實現(xiàn)
12. 1. 5 數(shù)字頻率計的設計與實現(xiàn)
12. 2 設計思路
12. 2. l 組態(tài)的存儲器控制器
12. 2. 2 用ispLSI和pLSI實現(xiàn)多路系統(tǒng)的功能
12. 2. 3 編譯多級PLDs進入 isPLSI和 PLSI器件
12. 3 設計有關問題
12. 3. l 用戶電子鑒名(User Electromc Signature)的使用
12. 3. 2 阻塞保護(Latch-Up Protection) 問題
12. 3. 3 關于亞穩(wěn)定性
附錄I Lattice ISP系統(tǒng)定的有關定義及含義
附錄II Lattice ISP系列器件規(guī)格
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.autoforsalebyowners.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號