注冊 | 登錄讀書好,好讀書,讀好書!
讀書網-DuShu.com
當前位置: 首頁出版圖書教育/教材/教輔教輔大學教輔現(xiàn)代DSP技術

現(xiàn)代DSP技術

現(xiàn)代DSP技術

定 價:¥22.00

作 者: 潘松,黃繼業(yè),王國棟編著
出版社: 西安電子科技大學出版社
叢編項: 面向21世紀高等學校信息工程類專業(yè)系列教材
標 簽: DSP

ISBN: 9787560612812 出版時間: 2003-08-01 包裝: 平裝
開本: 26cm 頁數: 300 字數:  

內容簡介

  本書詳盡介紹了目前在電子信息和通信領域被廣泛應用的數字信號處理硬件實現(xiàn)的全新解決方案,即基于EDA與SOPC的現(xiàn)代DSP開發(fā)技術,以及與之相關的開發(fā)工具的使用方法、設計理論和一些典型的設計實例。全書內容包括基于MATLAB/SimuLink的DSP和通信系統(tǒng)模塊的設計技術;Quartus II的基本使用方法、詳細的設計流程向導、多種優(yōu)化設計方法、邏輯鎖定技術、嵌入式邏輯分析儀SignalTap II的使用方法、Quartus II/DSP Builder及第三方EDA工具Synplify、Leonardo Spectrum和Modelsim的優(yōu)化設計接口技術。全書深入、系統(tǒng)地介紹了基于MATLAB環(huán)境下DSP Builder/SignalCompiler對現(xiàn)代DSP系統(tǒng)開發(fā)的基本方法,以及基于這些工具的DSP IP核的使用方法和使用規(guī)則。本書內容新穎、實用,為DSP領域的讀者展示了有別于傳統(tǒng)TI DSP處理器的、全新的DSP系統(tǒng)實現(xiàn)技術,為軟件無線電領域的讀者提供了一項不可或缺的系統(tǒng)設計解決方案,也為電子信息領域的讀者向EDA技術的更高層次邁進提供了有用的工具。本書可作為電子類各專業(yè)高年級本科生、研究生的教材,或作為相關領域工程技術人員的參考書,也可作為現(xiàn)代電子系統(tǒng)設計、電子設計競賽、DSP應用系統(tǒng)以及通信電子系統(tǒng)高層次開發(fā)的參考書,或用作SOC/SOPC技術實驗教材?!?本書配有電子教案,需要者可與出版社聯(lián)系,免費索取。

作者簡介

暫缺《現(xiàn)代DSP技術》作者簡介

圖書目錄

第1章 概述
1.1 DSP實現(xiàn)方案及設計流程
1.1.1 常用DSP應用器件及其性能特點
1.1.2 DSP處理器結構與性能的發(fā)展
1.1.3 FPGA的結構與性能的發(fā)展
1.1.4 基于DSP處理器的DSP設計流程
1.1.5 基于FPGA的DSP設計流程
1.2 現(xiàn)代DSP設計流程概述
1.3 兩類DSP解決方案的比較
習題
第2章 Quartus II設計向導
2.1 頻率計的VHDL設計
2.1.1 創(chuàng)建工程和編輯設計文件
2.1.2 創(chuàng)建工程
2.1.3 編譯前設置
2.1.4 編譯及了解編譯結果
2.1.5 仿真
2.1.6 引腳鎖定和下載
2.1.7 Quartus II在Windows 2000上的安裝設置
2.2 使用宏功能塊設計頻率計
2.3 嵌入式系統(tǒng)塊ESB的應用I
2.3.1 應用普通方法設計正弦信號發(fā)生器
2.3.2 應用ESB優(yōu)化正弦信號發(fā)生器的設計
2.4 嵌入式系統(tǒng)塊ESB的應用II
2.4.1 定制ROM數據文件
2.4.2 定制ROM
2.4.3 編譯和結果觀察
2.5 時序驅動式優(yōu)化編譯方法
2.5.1 需求頻率值設置
2.5.2 優(yōu)化時鐘時序設置
2.5.3 編譯
2.6 頻率計結構原理
2.7 Quartus II優(yōu)化特性
習題
第3章 DSP Builder設計入門
3.1 DSP Builder及其設計流程
3.2 DSP Builder設計向導
3.2.1 建立一個新的模型(Model)
3.2.2 Simulink模型仿真
3.2.3 SignalCompiler的使用
3.2.4 使用ModelSim驗證生成的VHDL代碼
3.2.5 在Quartus II中指定器件管腳、進行編譯、下載
3.2.6 硬件測試
3.3 調幅電路模型設計示例
3.3.1 建立調幅電路模型
3.3.2 模型仿真和實現(xiàn)
3.3.3 在MATLAB/Simulink中使用MegaCore核
3.4 使用SignalTap II嵌入式邏輯分析儀
3.4.1 安裝SignalTap II
3.4.2 設置觸發(fā)條件
3.4.3 設置總線的數據格式
3.4.4 啟動SignalTap II分析操作
3.4.5 信號節(jié)點的資源利用情況
3.4.6 一般觸發(fā)條件
3.4.7 Node模塊
習題
第4章 DSP Builder設計進階
4.1 層次化設計
4.1.1 DSP Builder的子系統(tǒng)
4.1.2 在DSP Builder中使用外部的VHDL代碼
4.2 用ModelSim進行RTL級VHDL仿真
4.3 使用Synplify進行綜合
4.3.1 Synplify與DSP Builder的接口(自動流程)
4.3.2 Synplify和DSP Builder的接口(手動流程)
4.3.3 Synplify與Quartus II的接口
4.4 使用LeonardoSpectrum進行綜合
4.4.1 LeonardoSpectrum與DSP Builder的接口(自動流程)
4.4.2 LeonardoSpectrum和DSP Builder的接口(手動流程)
4.4.3 LeonardoSpectrum與Quartus II的接口
4.5 Quartus II與DSP Builder的接口
4.5.1 使用Quartus II進行綜合、適配(手動流程)
4.5.2 使用Quartus II進行時序仿真
4.5.3 在Quartus II中建立元件(Symbol)
習題
第5章 LogicLock優(yōu)化技術
5.1 LogicLock技術的基本內容
5.1.1 LogicLock技術解決系統(tǒng)設計優(yōu)化
5.1.2 LogicLock的基本內容
5.1.3 鎖定區(qū)域的基本方式
5.1.4 層次化邏輯鎖定區(qū)域
5.1.5 LogicLock技術的不同應用流程
5.1.6 系統(tǒng)性能強化策略
5.1.7 鎖定區(qū)域的移植與再利用
5.2 未用LogicLock的數字濾波器設計
5.2.1 數字濾波器結構及其VHDL描述
5.2.2 濾波器設計和結果觀察
5.3 應用邏輯鎖定技術
5.3.1 底層模塊設計及其VQM文件保存
5.3.2 確定邏輯鎖定區(qū)域及其特性
5.3.3 將設計實體移至鎖定區(qū)域
5.3.4 編譯優(yōu)化鎖定后的filter模塊
5.4 頂層設計優(yōu)化
5.4.1 記錄鎖定信息
5.4.2 邏輯鎖定信息的輸出
5.4.3 邏輯鎖定信息的輸入
5.4.4 編譯和結果觀察
習題
第6章 FIR數字濾波器設計
6.1 FIR數字濾波器原理
6.2 使用DSP Builder設計FIR數字濾波器
6.2.1 3階常系數FIR濾波器的設計
6.2.2 4階FIR濾波器節(jié)的設計
6.2.3 16階FIR濾波器模型設計
6.2.4 使用MATLAB的濾波器設計工具
6.2.5 16階FIR濾波器的硬件實現(xiàn)
6.3 使用FIR IP Core設計FIR濾波器
6.3.1 FIR濾波器核與DSP Builder集成
6.3.2 FIR濾波器核的使用
習題
第7章 IIR數字濾波器設計
7.1 IIR濾波器原理
7.2 使用DSP Builder設計IIR濾波器
7.2.1 4階直接Ⅱ型IIR濾波器設計
7.2.2 4階級聯(lián)型IIR濾波器設計
7.3 在Quartus II中使用IIR濾波器IP核
7.3.1 配置Quartus II以便使用IIR濾波器核
7.3.2 使用IIR濾波器核
習題
第8章 FFT設計
8.1 FFT的原理
8.1.1 快速傅立葉變換FFT
8.1.2 快速傅立葉反變換IFFT
8.2 FFT與蝶形運算
8.3 使用DSP Builder設計FFT
8.3.1 8點DIT FFT模型的建立
8.3.2 8點DIT FFT模型的實現(xiàn)
8.4 在DSP Builder中使用FFT IP Core
習題
第9章 DDS設計
9.1 DDS的基本原理
9.2 DDS的模塊設計
9.2.1 建立DDS模型
9.2.2 DDS模型的使用
9.3 FSK調制器設計
9.3.1 FSK調制器原理
9.3.2 FSK模型
習題
第10章 編碼與譯碼
10.1 偽隨機序列
10.1.1 m序列
10.1.2 m序列發(fā)生器模型
10.2 幀同步檢出
10.2.1 巴克碼
10.2.2 巴克碼的檢出模型
10.3 RS碼
10.3.1 RS碼簡介
10.3.2 使用IP Core設計RS編碼器
10.3.3 使用IP Core設計RS譯碼器
10.4 Viterbi譯碼
10.4.1 卷積碼的Viterbi譯碼
10.4.2 用IP Core設計Viterbi譯碼器
習題
第11章 DSP Builder設計規(guī)則
11.1 位寬設計規(guī)則
11.2 頻率設計規(guī)則
11.2.1 單時鐘設計規(guī)則
11.2.2 多時鐘設計
11.2.3 使用PLL的高級特性
11.3 DSP Builder設計的取名規(guī)則
11.4 定點數據下標說明
11.5 在SBF中二進制小數點的位置
11.6 GoTo和From模塊的支持特性
11.7 MegaCore功能塊支持特性
11.8 層次化設計
11.9 黑盒子化
11.10 將DSP Builder設計方式用在外部RTL設計
第12章 AltLab庫
12.1 SignalCompiler模塊
12.1.1 綜合域編譯流程
12.1.2 數據位寬的傳遞
12.1.3 Tapped Delay Line
12.1.4 時鐘設置
12.1.5 DSP Builder報告文件
12.2 Subsystem Builder模塊
第13章 算術庫
13.1 比較器模塊
13.2 計數器模塊
13.3 差分模塊
13.4 除法模塊
13.5 增益模塊
13.6 遞增遞減模塊
13.7 乘法累加模塊
13.8 乘加模塊
13.9 并行加減法器模塊
13.10 乘積模塊
13.11 其它算術模塊
13.11.1 SOP TAP模塊
13.11.2 流水線加法器模塊
13.11.3 積分模塊
第14章 其它DSP設計庫
14.1 總線控制庫
14.1.1 AltBus 模塊
14.1.2 輸入/輸出常數模塊
14.1.3 小數點確定模塊
14.1.4 BusBuild模塊
14.1.5 Bus Concatenation模塊
14.1.6 Bus Conversion模塊
14.1.7 Extract Bit模塊
14.2 復數信號庫
14.2.1 Butterfly 算子模塊
14.2.2 復數加減模塊
14.2.3 復數乘積模塊
14.2.4 復數共軛模塊
14.2.5 復數與Real-Imag間的連接模塊
14.2.6 復數多路選擇器模塊
14.2.7 復數延遲模塊
14.2.8 復數常數模塊
14.3 Gates庫
14.3.1 Case語句模塊
14.3.2 IF語句模塊
14.3.3 邏輯位操作符模塊
14.3.4 邏輯總線操作符模塊
14.3.5 LUT模塊
14.3.6 n-to-1多路選擇器模塊
14.4 狀態(tài)機函數庫
14.4.1 FIFO控制狀態(tài)機設計示例
14.4.2 狀態(tài)機設計流程
14.5 Storage庫
14.5.1 延遲模塊
14.5.2 Down Sampling和Up Sampling模塊
14.5.3 雙口RAM模塊
14.5.4 并行到串行轉換模塊與串行到并行轉換模塊
14.5.5 數據排列方式模塊
14.5.6 ROM EAB模塊
14.5.7 Shift Taps模塊
14.5.8 PLL模塊
附錄
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網 www.autoforsalebyowners.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網安備 42010302001612號