本書系統(tǒng)地介紹了一種在專用集成電路設計領域具有廣泛應用前景的硬件描述語言——VerilogHDL語言。利用VerilogHDL語言設計數字邏輯電路和數字系統(tǒng)的新方法,是電子電路設計方法的一次革命性的變化,也是21世紀的電于工程師所必須掌握的專門知識。本書共分12章。第回章對硬件描述語言進行了概述,并給出了EDA的典型設計流程與有關硬件描述語言的最新發(fā)展:第2章對采用VerilogHDL設計數字系統(tǒng)的方法以及VerilogHDL程序的基本結構進行了簡單的闡述:第3~8章主要介紹VerilogHDL的基本知識、用戶自定義元件以及VerilogHDL的兩種描述方式:第9章詳述了有關VerilogHDL程序測試與仿真的內容:第10章與第11章分別給出了使用VerilogHDL設計簡單邏輯電路與復雜電路的實例;第12章對VerilogHDL的開發(fā)工具進行了簡單的介紹。本書簡明扼要,易讀易懂,并列舉了眾多的實例,便于讀者學習與參考。本書可作為本科生和研究生的教科書,也可作為一般從事電子電路設計工程師的自學參考書。